TDA2030功放電路圖 電動(dòng)車充電器電路圖 電子電路 功放電路 電子制作 集成塊資料 電子報(bào) pcb 變壓器 元器件知識(shí) 逆變器電路圖 電路圖 開關(guān)電源電路圖 傳感器技術(shù) led 電磁兼容
電子電路圖
當(dāng)前位置: 首頁(yè) > 電子電路 > 其他文章

消除與漏極開關(guān)有關(guān)的電路

時(shí)間:2020-05-29 11:08:01來(lái)源:網(wǎng)絡(luò) 作者:電子愛(ài)好者 點(diǎn)擊:
能否在 200 ns 內(nèi)開啟或關(guān)閉RF源? 在脈沖雷達(dá)應(yīng)用中,從發(fā)射到接收操作的過(guò)渡期間需要快速開啟/關(guān)閉高功率放大器 (HPA)。典型的轉(zhuǎn)換時(shí)間目標(biāo)可能小于1 μs。傳統(tǒng)上,這

能否在 200 ns 內(nèi)開啟或關(guān)閉RF源?   

在脈沖雷達(dá)應(yīng)用中,從發(fā)射到接收操作的過(guò)渡期間需要快速開啟/關(guān)閉高功率放大器 (HPA)。典型的轉(zhuǎn)換時(shí)間目標(biāo)可能小于1 μs。傳統(tǒng)上,這是通過(guò)漏極控制來(lái)實(shí)現(xiàn)的。漏極控制需要在28 V至50 V的電壓下切換大電流。已知開關(guān)功率技術(shù)可以勝任這一任務(wù),但會(huì)涉及額外的物理尺寸和電路問(wèn)題。在現(xiàn)代相控陣天線開發(fā)中,雖然要求盡可能低的SWaP(尺寸重量和功耗),但希望消除與HPA漏極開關(guān)相關(guān)的復(fù)雜問(wèn)題。

本文將提出一種獨(dú)特但簡(jiǎn)單的柵極脈沖驅(qū)動(dòng)電路,為快速開關(guān)HPA提供了另一種方法,同時(shí)消除了與漏極開關(guān)有關(guān)的電路。實(shí)測(cè)切換時(shí)間小于200 ns,相對(duì)于 1 μs 的目標(biāo)還有一些裕量。其他特性包括:解決器件間差異的偏置編程能力,保護(hù)HPA免受柵極電壓增加影響的柵極箝位,以及用于優(yōu)化脈沖上升時(shí)間的過(guò)沖補(bǔ)償。

典型漏極脈沖配置

通過(guò)漏極控制開關(guān)HPA的典型配置如圖1所示。一個(gè)串聯(lián)FET開啟輸入HPA的高電壓。控制電路需要將邏輯電平脈沖轉(zhuǎn)換為更高電壓以使串聯(lián)FET導(dǎo)通。

圖1. 傳統(tǒng)HPA脈沖漏極配置

此配置的難點(diǎn)包括:

✦ 大電流的切換要求從大容量電容到HPA漏極引腳的路徑是一條低電感路徑。

✦ 關(guān)閉時(shí),漏極電容保有電荷,需要額外的放電路徑。這是通過(guò)額外的FET Q2來(lái)實(shí)現(xiàn)的,對(duì)控制電路的約束隨之增加:Q1和Q2絕不能同時(shí)使能。

✦ 很多情況下,串聯(lián)FET是N溝道器件。這要求控制電路產(chǎn)生一個(gè)高于HPA漏極電壓的電壓才能開啟。

控制電路的設(shè)計(jì)方法已是眾所周知且行之有效。然而,相控陣系統(tǒng)不斷期望集成封裝并降低SWaP,因此希望消除上述難點(diǎn)。實(shí)際上,人們的愿望是完全消除漏極控制電路。

推薦柵極脈沖電路

柵極驅(qū)動(dòng)電路的目標(biāo)是將邏輯電平信號(hào)轉(zhuǎn)換成合適的GaN HPA柵極控制信號(hào)。需要一個(gè)負(fù)電壓來(lái)設(shè)置適當(dāng)?shù)钠秒娏,以及一個(gè)更大的負(fù)電壓來(lái)關(guān)閉器件。因此,電路應(yīng)接受正邏輯電平輸入并轉(zhuǎn)換為兩個(gè)負(fù)電壓之間的脈沖。電路還需要克服柵極電容影響,提供急速上升時(shí)間,過(guò)沖應(yīng)極小或沒(méi)有。

對(duì)柵極偏置設(shè)置的擔(dān)憂是,偏置電壓的小幅增加可能導(dǎo)致HPA電流的顯著增加。這就增加了一個(gè)目標(biāo),即柵極控制電路應(yīng)非常穩(wěn)定,并有一個(gè)箝位器來(lái)防止受損。另一個(gè)問(wèn)題是,設(shè)置所需漏極電流時(shí),不同器件的最佳偏置電壓有差異。這種差異使得人們更希望有系統(tǒng)內(nèi)可編程?hào)艠O偏置特性。

圖2所示電路達(dá)成了所述的全部目標(biāo)。運(yùn)算放大器U1使用反相單負(fù)電源配置。利用一個(gè)精密DAC設(shè)置運(yùn)算放大器基準(zhǔn)電壓,以實(shí)現(xiàn)V+引腳上的增益。當(dāng)邏輯輸入為高電平時(shí),運(yùn)算放大器箝位到負(fù)供電軌。當(dāng)輸入為低電平時(shí),運(yùn)算放大器輸出接近一個(gè)小的負(fù)值,該值由電阻值和DAC設(shè)置決定。反相配置是故意選擇的,目的是當(dāng)邏輯輸入為低電平或接地時(shí)開啟HPA,因?yàn)檫壿嫷碗娖降碾妷翰町愋∮谶壿嫺唠娖。采用軌到軌運(yùn)算放大器,它具有較大壓擺率和足夠的輸出電流驅(qū)動(dòng)能力,適合該應(yīng)用。

圖2. 推薦HPA柵極驅(qū)動(dòng)電路

元件值選擇如下:

◆ R1和R2設(shè)置運(yùn)放增益。

◆ DAC設(shè)置連同R3和R4決定運(yùn)算放大器V+引腳的基準(zhǔn)電壓。C1和R3針對(duì)低通濾波器噪聲而選擇。

◆ R5和R6用于實(shí)現(xiàn)重要的箝位功能。這是因?yàn)檫\(yùn)放的VCC引腳以地為基準(zhǔn),所以這是運(yùn)放輸出的最大值。R5和R6為–5 V電源提供一個(gè)電阻分壓器。

◆ R5的不利影響是由于柵極電容,它會(huì)減慢脈沖響應(yīng)。這要通過(guò)增加C3來(lái)補(bǔ)償,以實(shí)現(xiàn)陡峭的脈沖。

◆ C2的值較小,用以限制運(yùn)放輸出脈沖上升沿的過(guò)沖。

實(shí)測(cè)數(shù)據(jù)

用于驗(yàn)證電路的測(cè)試設(shè)置如圖3所示。對(duì)精密DAC、運(yùn)算放大器和HPA使用評(píng)估板。一個(gè)脈沖發(fā)生器用于模擬1.8 V邏輯信號(hào)。信號(hào)發(fā)生器連續(xù)工作,利用一個(gè)輸入帶寬高于RF頻率的RF采樣示波器測(cè)量HPA對(duì)RF信號(hào)的開啟/關(guān)閉。

圖3. 測(cè)試設(shè)置

測(cè)試所用的元器件值參見(jiàn)表1。

表1. 所用元器件值

實(shí)測(cè)開啟時(shí)間如圖4所示。時(shí)間標(biāo)度為每格500 ns,RF信號(hào)的上升時(shí)間小于200 ns。對(duì)于測(cè)量從柵極脈沖開始到RF脈沖上升沿結(jié)束的時(shí)間的系統(tǒng),可以看到開啟時(shí)間約為300 ns,這說(shuō)明系統(tǒng)分配1 μs用于發(fā)射到接收轉(zhuǎn)換會(huì)有相當(dāng)可觀的裕量。

容-源-電-子-網(wǎng)-為你提供技術(shù)支持

本文地址:http://www.4811775.com/dz/26/15907217493800.shtml


本文標(biāo)簽:


.
12下一頁(yè)尾頁(yè)
頂一下
0%
返回首頁(yè)
0
0%

------分隔線----------------------------
發(fā)表評(píng)論
請(qǐng)自覺(jué)遵守互聯(lián)網(wǎng)相關(guān)的政策法規(guī),嚴(yán)禁發(fā)布色情、暴力、反動(dòng)的言論。
表情:
名稱: E-mail: 驗(yàn)證碼: 匿名發(fā)表
發(fā)布文章,推廣自己產(chǎn)品。
熱門標(biāo)簽